CN101452434A - 多负载拓扑架构 - Google Patents

多负载拓扑架构 Download PDF

Info

Publication number
CN101452434A
CN101452434A CNA2007102028641A CN200710202864A CN101452434A CN 101452434 A CN101452434 A CN 101452434A CN A2007102028641 A CNA2007102028641 A CN A2007102028641A CN 200710202864 A CN200710202864 A CN 200710202864A CN 101452434 A CN101452434 A CN 101452434A
Authority
CN
China
Prior art keywords
tie point
receiving end
transmission line
signal
length
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CNA2007102028641A
Other languages
English (en)
Inventor
许寿国
杜晓荃
白育彰
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hongfujin Precision Industry Shenzhen Co Ltd
Hon Hai Precision Industry Co Ltd
Original Assignee
Hongfujin Precision Industry Shenzhen Co Ltd
Hon Hai Precision Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hongfujin Precision Industry Shenzhen Co Ltd, Hon Hai Precision Industry Co Ltd filed Critical Hongfujin Precision Industry Shenzhen Co Ltd
Priority to CNA2007102028641A priority Critical patent/CN101452434A/zh
Priority to US11/965,744 priority patent/US7573353B2/en
Publication of CN101452434A publication Critical patent/CN101452434A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01PWAVEGUIDES; RESONATORS, LINES, OR OTHER DEVICES OF THE WAVEGUIDE TYPE
    • H01P5/00Coupling devices of the waveguide type
    • H01P5/12Coupling devices having more than two ports
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0213Electrical arrangements not otherwise provided for
    • H05K1/0237High frequency adaptations
    • H05K1/0246Termination of transmission lines
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/04Assemblies of printed circuits
    • H05K2201/044Details of backplane or midplane for mounting orthogonal PCBs
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/09218Conductive traces
    • H05K2201/09254Branched layout
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10007Types of components
    • H05K2201/10022Non-printed resistor

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Dc Digital Transmission (AREA)
  • Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)

Abstract

一种多负载拓扑架构,包括一用于发送驱动信号的信号控制端,所述信号控制端通过一传输线连接至一第一连接点,所述第一连接点分别经由两传输线连接至一第一接收端及一第二连接点,所述第一接收端与所述第一连接点之间的传输线的长度大于所述第二连接点与所述第一连接点之间的传输线的长度,一第一电阻连接在所述第一连接点与所述第一接收端之间的传输线上。该多负载拓扑架构利用电阻衰减进入相应接收端的噪音,避免发生非单调现象,确保系统工作的稳定性。

Description

多负载拓扑架构
技术领域
本发明涉及一种多负载拓扑架构。
背景技术
电子技术的发展使得IC(集成电路)的工作速度越来越快,工作频率越来越高,其上设计的负载即芯片数也越来越多,于是设计者在设计时经常需要将一个信号控制端连接至两个甚至多个芯片,用于为所述两个甚至多个芯片提供信号。
参照图1,为现有技术中一种多负载拓扑架构,其包括一信号控制端10及五个接收端20、30、40、50、60,其中所述信号控制端10与五个接收端20、30、40、50及60之间以拓扑架构相连接,其包括有四个连接点A、B、C及D。
在此架构中,驱动信号是从信号控制端10出发沿传输线到达各接收端,由于各接收端分布不均匀,即从所述信号控制端10出发的信号到达各接收端所经过的传输线长度会有所不同,而所述驱动信号每经过一段距离的传输线就会存在一定时间的延迟,如果两传输线的长度差异大于所述驱动信号的信号传输速度与信号上升时间的乘积,则所述两传输线所连接的接收端所接收到的信号将会明显不同步;同时,由于各接收端之间的距离相差较大,导致较远接收端的反射信号会反射至其他较近接收端处,从而使得距离较近的接收端所接收的信号产生叠加,此时会使其波形在上升期间产生非单调(non-monotonic)现象,影响了信号的完整性及其功能,导致时序和数字运算错误。
请继续参照图2,其为图1中各接收端所接收到的信号的仿真波形图,其中信号曲线22、33、44、55及66分别对应为接收端20、30、40、50及60的信号仿真曲线,从图中我们可以看出,所述接收端20、30对应的信号仿真曲线22、及33在上升期间产生严重的非单调现象,其有可能会影响信号的完整性,更有可能导致时序和数字运算错误。
发明内容
鉴于以上内容,有必要提供一种多负载拓扑架构,用于减弱接收端所接收的信号的非单调性,以提升系统工作的稳定性。
一种多负载拓扑架构,包括一用于发送驱动信号的信号控制端,所述信号控制端通过一传输线连接至一第一连接点,所述第一连接点分别经由两传输线连接至一第一接收端及一第二连接点,所述第一接收端与所述第一连接点之间的传输线的长度大于所述第二连接点与所述第一连接点之间的传输线的长度,一第一电阻连接在所述第一连接点与所述第一接收端之间的传输线上。
上述多负载拓扑架中,第一电阻可以衰减进入第一接收端的噪音信号强度,改善其过大的反射现象,保证第一接收端接收到信号的完整性,确保系统稳定工作。
附图说明
下面结合附图及较佳实施方式对本发明作进一步详细描述。
图1为现有技术中多负载拓扑架构示意图。
图2为对图1中多个接收端所接收的信号的仿真波形图。
图3为本发明多负载拓扑架构较佳实施方式的示意图。
图4为对图3中多个接收端所接收的信号的仿真波形图。
具体实施方式
参照图3,本发明多负载拓扑架构的较佳实施方式包括一信号控制端100,五个接收端200、300、400、500、600,电阻RS1、RS2、RS3,及若干传输线,其中信号控制端100与五个接收端200、300、400、500及600之间采用菊花链拓扑方式相连接,所述信号控制端100通过一传输线连接至一第一连接点E,所述第一连接点E分别经由两传输线连接至接收端200及一第二连接点F,所述第二连接点F分别通过两传输线连接至接收端300及一第三连接点G,所述第三连接点G分别通过两传输线连接至接收端400及一第四连接点H,所述第四连接点H分别通过两传输线连接至接收端500及600。所述接收端400为一调试(Debug)装置,其仅仅用于协助侦测传输协议的内容,不具有数据传输功能,所述接收端200、300、500及600均为具有数据传输功能的接收端。上述菊花链拓扑架构中,所述接收端200与所述第一连接点E之间的传输线的长度大于所述第二连接点F与所述第一连接点E之间传输线的长度,所述电阻RS1连接在所述第一连接点E与接收端200之间的传输线上;所述第二连接点F与所述第三连接点G之间的传输线的长度大于所述第二连接点F与所述接收端300之间的传输线的长度,所述电阻RS2连接在所述第二连接点F与第三连接点G之间的传输线上;所述第四连接点H与所述接收端600之间的传输线的长度大于所述第四连接点H与所述接收端500之间的传输线的长度,所述电阻RS3连接在所述第四连接点H与接收端600之间的传输线上。
上述多负载拓扑架构中,驱动信号从所述信号控制端100出发沿传输线到达各接收端200、300、400、500及600,此时所述电阻RS1可以衰减进入接收端200的信号强度,改善其过大的反射现象,电阻RS2提升进入接收端300的非单调现象电压准位,使电压准位高过临近电压,电阻RS3降低接收端600的过射现象。在上述多负载拓扑架构中连接电阻RS1,RS2及RS3使得所述接收端200、300及600所接收的信号品质得以提升,避免其发生非单调现象,确保系统工作的稳定性。
请继续参照图4,其为对本发明多负载拓扑架构中多负载所接收的信号进行仿真验证的波形图,其中信号曲线222、333、444、555及666分别对应为接收端200、300、400、500及600的信号仿真曲线,从图4中可以看出,所述接收端200及300接收的信号波形已无非单调现象,其他接收端所接收的信号也均无明显的非单调现象产生。由于所述接收端400为一调试装置,其仅仅用于协助侦测传输协定的内容,故可以忽略其所接收的信号的非单调现象,即不用在所述第三连接点G与第四连接点H之间设置另一电阻来增强进入接收端400的信号强度,从而可以减少整个菊花链拓扑架构中电阻的使用量,既节省成本,还可以减少到达各接收端的信号的延迟时间。
上述实施方式以五分支电路、四连接点为例进行说明,其也可以适用其他菊花拓扑方式连接的架构,在分支连接点处,若一分支的传输线的布线长度大于另一分支的传输线的长度,则在较长的传输线上设置一电阻,若与两传输线之一相连的接收端为一调试装置,则不需要设置电阻,以减少电阻的使用量,增强系统工作的稳定性。

Claims (5)

  1. 【权利要求1】一种多负载拓扑架构,包括一用于发送驱动信号的信号控制端,所述信号控制端通过一传输线连接至一第一连接点,所述第一连接点分别经由两传输线连接至一第一接收端及一第二连接点,所述第一接收端与所述第一连接点之间的传输线的长度大于所述第二连接点与所述第一连接点之间的传输线的长度,一第一电阻连接在所述第一连接点与所述第一接收端之间的传输线上。
  2. 【权利要求2】如权利要求1所述的多负载拓扑架构,其特征在于:所述第二连接点分别通过两传输线连接至一第二接收端及一第三连接点,所述第二连接点与所述第三连接点之间的传输线的长度大于所述第二连接点与所述第二接收端之间的传输线的长度,一第二电阻连接在所述第二连接点与所述第三连接点之间的传输线上。
  3. 【权利要求3】如权利要求2所述的多负载拓扑架构,其特征在于:所述第三连接点分别通过两传输线连接至一第三接收端及一第四连接点,所述第四连接点与所述第三连接点之间的传输线长度大于所述第三接收端与所述第三连接点之间的传输线的长度,所述第三接收端为一不具有数据传输功能的接收端。
  4. 【权利要求4】如权利要求3所述的多负载拓扑架构,其特征在于:所述第三接收端为一调试装置。
  5. 【权利要求5】如权利要求3所述的多负载拓扑架构,其特征在于:所述第四连接点分别通过两传输线连接至一第四接收端及一第五接收端,所述第四连接点与所述第五接收端之间的传输线长度大于所述第四接收端与所述第四连接点之间的传输线的长度,一第三电阻电连接在所述第四连接点与所述第五接收端之间的传输线上。
CNA2007102028641A 2007-12-06 2007-12-06 多负载拓扑架构 Pending CN101452434A (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CNA2007102028641A CN101452434A (zh) 2007-12-06 2007-12-06 多负载拓扑架构
US11/965,744 US7573353B2 (en) 2007-12-06 2007-12-28 Circuit topology for multiple loads

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CNA2007102028641A CN101452434A (zh) 2007-12-06 2007-12-06 多负载拓扑架构

Publications (1)

Publication Number Publication Date
CN101452434A true CN101452434A (zh) 2009-06-10

Family

ID=40721018

Family Applications (1)

Application Number Title Priority Date Filing Date
CNA2007102028641A Pending CN101452434A (zh) 2007-12-06 2007-12-06 多负载拓扑架构

Country Status (2)

Country Link
US (1) US7573353B2 (zh)
CN (1) CN101452434A (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102957411A (zh) * 2011-08-25 2013-03-06 鸿富锦精密工业(深圳)有限公司 多负载拓扑硬件架构
CN105871353A (zh) * 2016-06-22 2016-08-17 迈普通信技术股份有限公司 一种多负载电路及装置
CN115442176A (zh) * 2022-08-22 2022-12-06 中国电子科技集团公司第十四研究所 一种规模化多负载单端总线电路

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101853825B (zh) * 2009-04-03 2012-01-25 鸿富锦精密工业(深圳)有限公司 多负载拓扑架构
CN101997522B (zh) * 2009-08-12 2014-12-17 深圳市齐创美科技有限公司 差分信号传输装置
CN117528924A (zh) * 2022-07-29 2024-02-06 北京有竹居网络技术有限公司 用于ip核的拓扑结构和ip核

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3904990A (en) * 1974-06-07 1975-09-09 Hazeltine Corp N-way power divider with remote isolating resistors
US4460877A (en) * 1982-11-22 1984-07-17 International Telephone And Telegraph Corporation Broad-band printed-circuit balun employing coupled-strip all pass filters
US4556856A (en) * 1984-09-18 1985-12-03 Rca Corporation Planar, lumped element, matched N-way power divider
US5594461A (en) * 1993-09-24 1997-01-14 Rockwell International Corp. Low loss quadrature matching network for quadrifilar helix antenna
US5579357A (en) * 1995-03-20 1996-11-26 General Electric Company Transmission line using a phase splitter for high data rate communication in a computerized tomography system
US6600384B2 (en) * 2001-05-18 2003-07-29 Endwave Corporation Impedance-compensating circuit
US7199681B2 (en) * 2002-04-19 2007-04-03 Intel Corporation Interconnecting of digital devices
US6922169B2 (en) * 2003-02-14 2005-07-26 Andrew Corporation Antenna, base station and power coupler
US8763063B2 (en) * 2004-06-01 2014-06-24 Time Warner Cable Enterprises Llc Controlled isolation splitter apparatus and methods

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102957411A (zh) * 2011-08-25 2013-03-06 鸿富锦精密工业(深圳)有限公司 多负载拓扑硬件架构
CN105871353A (zh) * 2016-06-22 2016-08-17 迈普通信技术股份有限公司 一种多负载电路及装置
CN105871353B (zh) * 2016-06-22 2019-03-15 迈普通信技术股份有限公司 一种多负载电路及装置
CN115442176A (zh) * 2022-08-22 2022-12-06 中国电子科技集团公司第十四研究所 一种规模化多负载单端总线电路
CN115442176B (zh) * 2022-08-22 2024-04-16 中国电子科技集团公司第十四研究所 一种规模化多负载单端总线电路

Also Published As

Publication number Publication date
US7573353B2 (en) 2009-08-11
US20090146759A1 (en) 2009-06-11

Similar Documents

Publication Publication Date Title
CN101452434A (zh) 多负载拓扑架构
CN101419580B (zh) 多负载拓扑硬件架构
CN103680274A (zh) 一种电气类实验设备连接线自动检测方法与装置
CN107924663A (zh) 显示装置及其电源控制方法
CN100447771C (zh) 通用串行总线发射机
CN100561487C (zh) 具有多重负载拓扑布线架构的印刷电路板
CN102958268A (zh) 印刷电路板
CN202362017U (zh) 一种测试设备
JP2010166248A (ja) 通信システム
CN102957411A (zh) 多负载拓扑硬件架构
CN104597822A (zh) 数字输入断线检测的方法和电路
CN203490334U (zh) 一种测试芯片开短路的装置
CN110823281B (zh) 电路装置
CN101853825B (zh) 多负载拓扑架构
CN104896655A (zh) 空调设备及其电路板
CN110823282B (zh) 用于对传感器单元进行自动编址的方法
JP5792830B2 (ja) パルス信号出力装置
US10860408B2 (en) Integrity monitor peripheral for microcontroller and processor input/output pins
CN205910541U (zh) 一种多传感器控制电路及电子产品
CN110134052B (zh) 一种兼容多种输出形式的数字信号采集电路
CN204693726U (zh) 空调设备及其电路板
CN203606450U (zh) 排线检测系统
CN203217928U (zh) 用于led显示屏的电路
CN101311735A (zh) 测试设备
CN202815176U (zh) 故障注入仿真电路

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C12 Rejection of a patent application after its publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20090610